_2020_年成都信息工程大学
考试大纲
考试阶段:初试 |
科目满分值:150 |
考试科目:数字电路 |
科目代码:806 |
考试方式:闭卷笔试 |
考试时长:180分钟 |
一、科目的总体要求
主要考察学生对《数字电路》课程中基本知识、原理以及技能的掌握情况,以及将相关知识用于分析和设计具体数字电路的能力。
二、考核内容与考核要求
《数字电路》共包含5个部分的内容:数制和编码、逻辑代数基础、逻辑门电路、组合逻辑电路的分析和设计、时序逻辑电路的分析和设计,对于每个部分知识点的考核要求,分为了解、理解和掌握三个层次。
(一)第一部分 数制和编码
1、(掌握) 数制及其转换规则
2、(掌握) 码制和常用代码(BCD码、格雷码等)
(二)第二部分 逻辑代数基础
1、(掌握) 基本逻辑运算与复合逻辑运算
2、(掌握) 逻辑代数基本定律及基本规则
3、(掌握) 逻辑函数的表示及化简
(三)第三部分 逻辑门电路
1、(了解) 二极管、三级管和MOS管的基本开关特性
2、(了解) TTL集成逻辑门电路
(四)第四部分 组合逻辑电路的分析和设计
1、(理解) 组合逻辑电路的特点与分析
2、(掌握) 组合逻辑电路的设计与实现方式
3、(理解) 加/减法器、编/译码器、数据选择器、数值比较器、奇偶校验器/发生器的设计方法
4、(了解) 组合逻辑电路的竞争与冒险
(五)第五部分 时序逻辑电路的分析和设计
1、(理解) 时序逻辑电路的特点
2、(掌握) 钟控触发器的基本特性和工作原理(R-S触发器、D触发器、J-K触发器、T和T’触发器)
3、(掌握) 边沿触发器基本原理及特性
4、(理解) 时序电路的分类和描述
5、(掌握) 钟控触发器构成的常用时序电路(寄存器、移位寄存器、计数器)分析
6、(掌握) 常用小规模和中规模时序电路的分析与设计
7、(理解) 简单序列信号发生器、序列信号检测器的基本设计方法
三、题型结构
考试满分150分,包含多种题型,以计算和综合分析题为主。
四、其它要求
1、考试形式为笔试(闭卷)。考生不可以携带计算器参加考试。
2、本科目考试时间为 3 小时,具体考试时间以《准考证》为准。