一、考试基本要求
本考试大纲适用于报考深圳大学计算机技术专业的硕士研究生入学考试,它的主要目的是测试考生对数字电路基础知识及其应用的掌握程度。要求考生熟悉逻辑代数基础知识、数字电路的概念、原理、电路功能以及分析电路的方法、能够熟练应用上述内容,设计和解答与应用相关的问题。
二、考试内容和考试要求
1) 数制与编码
1. 十进制数、二进制数、八进制数和十六进制数及其相互转换
2. 二进制数的算术运算
3. 二进制原码、补码和反码
4. 带符号数的表示方法
5. 用反码和补码进行加/减运算
6. 二—十进制码、格雷码、ASCⅡ码及其特性
2) 逻辑函数及其化简
1. 布尔代数常用的基本公式及运算规则
2. 逻辑函数及其表示方法(逻辑表达式与真值表及卡诺图相互关系、积之和表达式与最小项表达式、和之积表达式与最大项表达式)
3. 逻辑函数的公式法化简
4. 逻辑函数的卡诺图法化简
5. 未完全规定的逻辑函数的化简
3) 组合逻辑电路
1. 集成逻辑电路的电气特性及主要电气指标
2. 逻辑电路的输出结构
3. 逻辑符号与正、负逻辑极性
4. 常用组合逻辑模块及其应用(加法器、数值比较器、译码器、数据选择器)
5. 组合电路的设计方法(用SSI和MSI进行设计)
6. 险象与竞争(逻辑险象和功能险象的判别与消除方法)
4) 时序电路分析
1. 集成触发器及其应用(R-S触发器、D触发器、J-K触发器、T与 触发器、异步计数器)
2. 同步时序电路分析(同步时序电路的结构和代数法描述、米里型电路的状态表(图)、莫尔型电路的状态表(图)、自启动性)
3. 集成计数器及其应用(74163和74192)
4. 集成移位寄存器及其应用(74194)
5. 随机访问存储器(RAM的组成与原理、RAM扩展与地址译码)
5)同步时序电路设计
1. 原始状态表的建立
2. 用D触发器或JK触发器设计同步时序电路
3. 以多D触发器为核心设计同步时序电路
6)可编程逻辑器件及其应用
1. PLD的基本原理(PLD的基本组成、编程技术、阵列结构、PLD中阵列的表示方法)
2. 简单可编程逻辑器件SPLD原理与应用(只读存储器PROM、可编程逻辑阵列PLA)
7)集成数/模和模/数转换器
1. 常用D/A转换技术(权电阻网络DAC、T形及倒T形电阻网络DAC、电流激励形DAC)
2. 集成DAC的组成
3. DAC的主要技术参数
4. A/D转换的一般过程
5. 常用A/D转换技术(并行式ADC、串-并行ADC、逐次比较型ADC、双积分型ADC)
6. 集成ADC的组成
7. ADC的主要技术参数
三、考试基本题型
主要题型可能有:选择题、填空题、简答题、计算题、电路分析与设计题等。试卷满分为150分。
|