随着电子设计技术的飞速发展,专用集成电路(ASIC)和用户现场可编程门阵列(FPGA)的复杂程度越来越高,模拟数字混合信号系统的设计及硬件实现也随着电子设计自动化(EDA)技术的突破性发展,进入了一个新的历史阶段。采用面向设计的多领域、多层次、并得到国际普遍认同的硬件描述语言VHDL(或Verilog-HDL)进行数字逻辑系统及数模混合信号系统的仿真验证、时序分析和逻辑综合已成为国际上研究的热点课题之一。特别是系统级芯片SOC(System On a Chip)技术的出现表明微电子正由电路集成向系统集成发展。系统集成不仅仅是很多电路的简单的二次集成,而是在设计时就从系统功能和性能出发,结合芯片结构,软件硬件协同设计,在更高层次上实现算法与芯片的结合,并引入新的系统结构。SOC是系统设计和芯片集成设计的有机融合,也是摆在电路与系统研究人员面前的崭新课题和前沿研究方向。